Classic Timing Analyzer report for fir_filter_16 Mon Sep 11 13:16:31 2017 Quartus II Version 9.0 Build 235 06/17/2009 Service Pack 2 SJ Web Edition --------------------- ; Table of Contents ; --------------------- 1. Legal Notice 2. Timing Analyzer Summary 3. Timing Analyzer Settings 4. Clock Settings Summary 5. Parallel Compilation 6. Clock Setup: 'i_clk' 7. tsu 8. tco 9. th 10. Timing Analyzer Messages ---------------- ; Legal Notice ; ---------------- Copyright (C) 1991-2009 Altera Corporation Your use of Altera Corporation's design tools, logic functions and other software and tools, and its AMPP partner logic functions, and any output files from any of the foregoing (including device programming or simulation files), and any associated documentation or information are expressly subject to the terms and conditions of the Altera Program License Subscription Agreement, Altera MegaCore Function License Agreement, or other applicable license agreement, including, without limitation, that your use is for the sole purpose of programming logic devices manufactured by Altera and sold by Altera or its authorized distributors. Please refer to the applicable agreement for further details. +------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Timing Analyzer Summary ; +------------------------------+-------+---------------+----------------------------------+----------------+----------------+------------+----------+--------------+ ; Type ; Slack ; Required Time ; Actual Time ; From ; To ; From Clock ; To Clock ; Failed Paths ; +------------------------------+-------+---------------+----------------------------------+----------------+----------------+------------+----------+--------------+ ; Worst-case tsu ; N/A ; None ; 7.200 ns ; i_coeff_11[1] ; r_coeff[11][1] ; -- ; i_clk ; 0 ; ; Worst-case tco ; N/A ; None ; 11.100 ns ; o_data[9]~reg0 ; o_data[9] ; i_clk ; -- ; 0 ; ; Worst-case th ; N/A ; None ; -0.500 ns ; i_coeff_12[7] ; r_coeff[12][7] ; -- ; i_clk ; 0 ; ; Clock Setup: 'i_clk' ; N/A ; None ; 29.85 MHz ( period = 33.500 ns ) ; r_coeff[6][3] ; r_mult[6][13] ; i_clk ; i_clk ; 0 ; ; Total number of failed paths ; ; ; ; ; ; ; ; 0 ; +------------------------------+-------+---------------+----------------------------------+----------------+----------------+------------+----------+--------------+ +--------------------------------------------------------------------------------------------------------------------+ ; Timing Analyzer Settings ; +---------------------------------------------------------------------+--------------------+------+----+-------------+ ; Option ; Setting ; From ; To ; Entity Name ; +---------------------------------------------------------------------+--------------------+------+----+-------------+ ; Device Name ; EPF10K100ABC600-1 ; ; ; ; ; Timing Models ; Final ; ; ; ; ; Default hold multicycle ; Same as Multicycle ; ; ; ; ; Cut paths between unrelated clock domains ; On ; ; ; ; ; Cut off read during write signal paths ; On ; ; ; ; ; Cut off feedback from I/O pins ; On ; ; ; ; ; Report Combined Fast/Slow Timing ; Off ; ; ; ; ; Ignore Clock Settings ; Off ; ; ; ; ; Analyze latches as synchronous elements ; On ; ; ; ; ; Enable Recovery/Removal analysis ; Off ; ; ; ; ; Enable Clock Latency ; Off ; ; ; ; ; Use TimeQuest Timing Analyzer ; Off ; ; ; ; ; Number of source nodes to report per destination node ; 10 ; ; ; ; ; Number of destination nodes to report ; 10 ; ; ; ; ; Number of paths to report ; 200 ; ; ; ; ; Report Minimum Timing Checks ; Off ; ; ; ; ; Use Fast Timing Models ; Off ; ; ; ; ; Report IO Paths Separately ; Off ; ; ; ; ; Perform Multicorner Analysis ; Off ; ; ; ; ; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ; ; Removes common clock path pessimism (CCPP) during slack computation ; Off ; ; ; ; ; Output I/O Timing Endpoint ; Near End ; ; ; ; +---------------------------------------------------------------------+--------------------+------+----+-------------+ +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Clock Settings Summary ; +-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+ ; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ; +-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+ ; i_clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ; +-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+ Parallel compilation was disabled, but you have multiple processors available. Enable parallel compilation to reduce compilation time. +-------------------------------------+ ; Parallel Compilation ; +----------------------------+--------+ ; Processors ; Number ; +----------------------------+--------+ ; Number detected on machine ; 2 ; ; Maximum allowed ; 1 ; +----------------------------+--------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Clock Setup: 'i_clk' ; +-----------------------------------------+-----------------------------------------------------+----------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+ ; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ; +-----------------------------------------+-----------------------------------------------------+----------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+ ; N/A ; 29.85 MHz ( period = 33.500 ns ) ; r_coeff[6][3] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.500 ns ; ; N/A ; 29.85 MHz ( period = 33.500 ns ) ; r_coeff[6][3] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.500 ns ; ; N/A ; 29.85 MHz ( period = 33.500 ns ) ; r_coeff[6][3] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.500 ns ; ; N/A ; 29.94 MHz ( period = 33.400 ns ) ; p_data[12][1] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 32.400 ns ; ; N/A ; 29.94 MHz ( period = 33.400 ns ) ; p_data[12][1] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 32.400 ns ; ; N/A ; 29.94 MHz ( period = 33.400 ns ) ; r_coeff[6][2] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.400 ns ; ; N/A ; 29.94 MHz ( period = 33.400 ns ) ; r_coeff[6][2] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.400 ns ; ; N/A ; 29.94 MHz ( period = 33.400 ns ) ; r_coeff[6][2] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.400 ns ; ; N/A ; 30.03 MHz ( period = 33.300 ns ) ; p_data[12][1] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 32.300 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][1] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][0] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; p_data[6][1] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][1] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][0] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; p_data[6][1] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][1] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; r_coeff[6][0] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.12 MHz ( period = 33.200 ns ) ; p_data[6][1] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.200 ns ; ; N/A ; 30.30 MHz ( period = 33.000 ns ) ; p_data[6][2] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 32.000 ns ; ; N/A ; 30.30 MHz ( period = 33.000 ns ) ; p_data[6][2] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 32.000 ns ; ; N/A ; 30.30 MHz ( period = 33.000 ns ) ; p_data[6][2] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 32.000 ns ; ; N/A ; 30.40 MHz ( period = 32.900 ns ) ; p_data[2][1] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 31.900 ns ; ; N/A ; 30.58 MHz ( period = 32.700 ns ) ; p_data[6][0] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 31.700 ns ; ; N/A ; 30.58 MHz ( period = 32.700 ns ) ; p_data[6][0] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 31.700 ns ; ; N/A ; 30.58 MHz ( period = 32.700 ns ) ; p_data[6][0] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 31.700 ns ; ; N/A ; 30.67 MHz ( period = 32.600 ns ) ; r_coeff[11][3] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 31.600 ns ; ; N/A ; 30.67 MHz ( period = 32.600 ns ) ; r_coeff[11][0] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 31.600 ns ; ; N/A ; 30.67 MHz ( period = 32.600 ns ) ; r_coeff[11][3] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 31.600 ns ; ; N/A ; 30.67 MHz ( period = 32.600 ns ) ; r_coeff[11][0] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 31.600 ns ; ; N/A ; 30.77 MHz ( period = 32.500 ns ) ; r_coeff[11][2] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 31.500 ns ; ; N/A ; 30.77 MHz ( period = 32.500 ns ) ; r_coeff[11][2] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 31.500 ns ; ; N/A ; 30.77 MHz ( period = 32.500 ns ) ; r_coeff[1][3] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 31.500 ns ; ; N/A ; 30.77 MHz ( period = 32.500 ns ) ; r_coeff[11][3] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 31.500 ns ; ; N/A ; 30.77 MHz ( period = 32.500 ns ) ; r_coeff[11][0] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 31.500 ns ; ; N/A ; 30.86 MHz ( period = 32.400 ns ) ; r_coeff[1][2] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 31.400 ns ; ; N/A ; 30.86 MHz ( period = 32.400 ns ) ; r_coeff[11][2] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 31.400 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[11][1] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; p_data[11][1] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[11][1] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; p_data[11][1] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[9][3] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[5][3] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[5][3] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[3][2] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[3][2] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[1][0] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[3][2] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 30.96 MHz ( period = 32.300 ns ) ; r_coeff[5][3] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 31.300 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[9][2] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[4][2] ; r_mult[4][15] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[5][2] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[4][2] ; r_mult[4][14] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[5][2] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[2][3] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[2][0] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[1][1] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[4][2] ; r_mult[4][13] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[5][2] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; r_coeff[11][1] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.06 MHz ( period = 32.200 ns ) ; p_data[11][1] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 31.200 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[14][1] ; r_mult[14][15] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[14][1] ; r_mult[14][14] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; r_coeff[2][2] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[3][2] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[3][2] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[3][2] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.15 MHz ( period = 32.100 ns ) ; p_data[14][1] ; r_mult[14][13] ; i_clk ; i_clk ; None ; None ; 31.100 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[12][3] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[12][3] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][3] ; r_mult[4][15] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][1] ; r_mult[4][15] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[5][0] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][3] ; r_mult[4][14] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][1] ; r_mult[4][14] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[5][0] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[3][3] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[3][3] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[3][3] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][3] ; r_mult[4][13] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[4][1] ; r_mult[4][13] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.25 MHz ( period = 32.000 ns ) ; r_coeff[5][0] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 31.000 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; r_coeff[12][2] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; r_coeff[12][2] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; p_data[6][3] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; p_data[6][3] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; p_data[6][3] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.35 MHz ( period = 31.900 ns ) ; r_coeff[12][3] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.900 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[9][1] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[9][0] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[4][0] ; r_mult[4][15] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[5][1] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[4][0] ; r_mult[4][14] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[5][1] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[2][1] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; p_data[2][2] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[3][0] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[3][0] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[3][0] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[4][0] ; r_mult[4][13] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[5][1] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.45 MHz ( period = 31.800 ns ) ; r_coeff[12][2] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.800 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; r_coeff[12][0] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; r_coeff[12][0] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; p_data[5][2] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; p_data[5][2] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; r_coeff[1][4] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.55 MHz ( period = 31.700 ns ) ; p_data[5][2] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 30.700 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; r_coeff[6][4] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; r_coeff[6][4] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; p_data[2][0] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; p_data[3][0] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; p_data[2][1] ; r_mult[2][14] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; p_data[3][0] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; p_data[3][0] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; r_coeff[6][4] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; r_coeff[8][1] ; r_mult[8][13] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.65 MHz ( period = 31.600 ns ) ; r_coeff[12][0] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.600 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[11][5] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; p_data[11][0] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[11][5] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; p_data[11][0] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[8][1] ; r_mult[8][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[8][1] ; r_mult[8][14] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[2][4] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[3][1] ; r_mult[3][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[3][1] ; r_mult[3][14] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[1][5] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; p_data[1][3] ; r_mult[1][15] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.75 MHz ( period = 31.500 ns ) ; r_coeff[3][1] ; r_mult[3][13] ; i_clk ; i_clk ; None ; None ; 30.500 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][1] ; r_mult[14][15] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][0] ; r_mult[14][15] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][1] ; r_mult[14][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][0] ; r_mult[14][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; p_data[12][2] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; p_data[12][2] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[11][4] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[11][4] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[9][5] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; p_data[9][2] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; p_data[9][0] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[2][5] ; r_mult[2][15] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[11][5] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; p_data[11][0] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][1] ; r_mult[14][13] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.85 MHz ( period = 31.400 ns ) ; r_coeff[14][0] ; r_mult[14][13] ; i_clk ; i_clk ; None ; None ; 30.400 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[15][3] ; r_mult[15][15] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[15][3] ; r_mult[15][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; p_data[11][3] ; r_mult[11][15] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; p_data[11][3] ; r_mult[11][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[9][4] ; r_mult[9][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[6][5] ; r_mult[6][15] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[6][5] ; r_mult[6][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[5][5] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[5][5] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[0][3] ; r_mult[0][15] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[0][3] ; r_mult[0][14] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[5][5] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[6][5] ; r_mult[6][13] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[11][4] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; p_data[12][2] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 31.95 MHz ( period = 31.300 ns ) ; r_coeff[15][3] ; r_mult[15][13] ; i_clk ; i_clk ; None ; None ; 30.300 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[14][3] ; r_mult[14][15] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[15][2] ; r_mult[15][15] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[14][3] ; r_mult[14][14] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[15][2] ; r_mult[15][14] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[5][4] ; r_mult[5][15] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[5][4] ; r_mult[5][14] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[0][2] ; r_mult[0][15] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[0][2] ; r_mult[0][14] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[1][3] ; r_mult[1][14] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[0][3] ; r_mult[0][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[5][4] ; r_mult[5][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[8][2] ; r_mult[8][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[8][3] ; r_mult[8][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; p_data[11][3] ; r_mult[11][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[14][3] ; r_mult[14][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.05 MHz ( period = 31.200 ns ) ; r_coeff[15][2] ; r_mult[15][13] ; i_clk ; i_clk ; None ; None ; 30.200 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[14][2] ; r_mult[14][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[14][2] ; r_mult[14][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[12][1] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; p_data[12][0] ; r_mult[12][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[12][1] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; p_data[12][0] ; r_mult[12][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[10][3] ; r_mult[10][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[10][3] ; r_mult[10][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[8][2] ; r_mult[8][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[8][3] ; r_mult[8][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[8][2] ; r_mult[8][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[8][3] ; r_mult[8][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; p_data[0][0] ; r_mult[0][15] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; p_data[0][0] ; r_mult[0][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[1][2] ; r_mult[1][14] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[6][3] ; r_mult[6][12] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[0][2] ; r_mult[0][13] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[8][5] ; r_mult[8][13] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.15 MHz ( period = 31.100 ns ) ; r_coeff[14][2] ; r_mult[14][13] ; i_clk ; i_clk ; None ; None ; 30.100 ns ; ; N/A ; 32.26 MHz ( period = 31.000 ns ) ; p_data[0][0] ; r_mult[0][13] ; i_clk ; i_clk ; None ; None ; 30.000 ns ; ; N/A ; 32.26 MHz ( period = 31.000 ns ) ; r_coeff[10][3] ; r_mult[10][13] ; i_clk ; i_clk ; None ; None ; 30.000 ns ; ; N/A ; 32.26 MHz ( period = 31.000 ns ) ; r_coeff[12][1] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.000 ns ; ; N/A ; 32.26 MHz ( period = 31.000 ns ) ; p_data[12][0] ; r_mult[12][13] ; i_clk ; i_clk ; None ; None ; 30.000 ns ; ; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ; +-----------------------------------------+-----------------------------------------------------+----------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+ +-------------------------------------------------------------------------------+ ; tsu ; +-------+--------------+------------+---------------+----------------+----------+ ; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ; +-------+--------------+------------+---------------+----------------+----------+ ; N/A ; None ; 7.200 ns ; i_coeff_11[1] ; r_coeff[11][1] ; i_clk ; ; N/A ; None ; 7.000 ns ; i_coeff_11[3] ; r_coeff[11][3] ; i_clk ; ; N/A ; None ; 7.000 ns ; i_coeff_6[7] ; r_coeff[6][7] ; i_clk ; ; N/A ; None ; 6.900 ns ; i_coeff_6[5] ; r_coeff[6][5] ; i_clk ; ; N/A ; None ; 6.600 ns ; i_coeff_10[7] ; r_coeff[10][7] ; i_clk ; ; N/A ; None ; 6.500 ns ; i_coeff_11[0] ; r_coeff[11][0] ; i_clk ; ; N/A ; None ; 6.400 ns ; i_coeff_12[0] ; r_coeff[12][0] ; i_clk ; ; N/A ; None ; 6.400 ns ; i_coeff_7[0] ; r_coeff[7][0] ; i_clk ; ; N/A ; None ; 6.400 ns ; i_coeff_12[1] ; r_coeff[12][1] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_9[1] ; r_coeff[9][1] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_7[1] ; r_coeff[7][1] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_0[1] ; r_coeff[0][1] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_8[6] ; r_coeff[8][6] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_12[6] ; r_coeff[12][6] ; i_clk ; ; N/A ; None ; 6.300 ns ; i_coeff_8[7] ; r_coeff[8][7] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_10[1] ; r_coeff[10][1] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_4[6] ; r_coeff[4][6] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_9[6] ; r_coeff[9][6] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_11[4] ; r_coeff[11][4] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_data[5] ; p_data[0][5] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_4[7] ; r_coeff[4][7] ; i_clk ; ; N/A ; None ; 6.200 ns ; i_coeff_9[7] ; r_coeff[9][7] ; i_clk ; ; N/A ; None ; 6.100 ns ; i_coeff_12[5] ; r_coeff[12][5] ; i_clk ; ; N/A ; None ; 6.100 ns ; i_coeff_12[4] ; r_coeff[12][4] ; i_clk ; ; N/A ; None ; 6.100 ns ; i_coeff_9[4] ; r_coeff[9][4] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_14[0] ; r_coeff[14][0] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_13[0] ; r_coeff[13][0] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_1[0] ; r_coeff[1][0] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_13[1] ; r_coeff[13][1] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_4[1] ; r_coeff[4][1] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_2[1] ; r_coeff[2][1] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_6[2] ; r_coeff[6][2] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_6[3] ; r_coeff[6][3] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_8[2] ; r_coeff[8][2] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_3[6] ; r_coeff[3][6] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_13[4] ; r_coeff[13][4] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_6[4] ; r_coeff[6][4] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_2[7] ; r_coeff[2][7] ; i_clk ; ; N/A ; None ; 6.000 ns ; i_coeff_3[7] ; r_coeff[3][7] ; i_clk ; ; N/A ; None ; 5.900 ns ; i_coeff_15[0] ; r_coeff[15][0] ; i_clk ; ; N/A ; None ; 5.900 ns ; i_coeff_14[1] ; r_coeff[14][1] ; i_clk ; ; N/A ; None ; 5.900 ns ; i_coeff_10[5] ; r_coeff[10][5] ; i_clk ; ; N/A ; None ; 5.900 ns ; i_coeff_13[6] ; r_coeff[13][6] ; i_clk ; ; N/A ; None ; 5.800 ns ; i_data[0] ; p_data[0][0] ; i_clk ; ; N/A ; None ; 5.800 ns ; i_data[3] ; p_data[0][3] ; i_clk ; ; N/A ; None ; 5.800 ns ; i_coeff_2[2] ; r_coeff[2][2] ; i_clk ; ; N/A ; None ; 5.800 ns ; i_coeff_2[3] ; r_coeff[2][3] ; i_clk ; ; N/A ; None ; 5.800 ns ; i_data[6] ; p_data[0][6] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_data[1] ; p_data[0][1] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_1[3] ; r_coeff[1][3] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_3[2] ; r_coeff[3][2] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_3[3] ; r_coeff[3][3] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_1[5] ; r_coeff[1][5] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_1[6] ; r_coeff[1][6] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_3[5] ; r_coeff[3][5] ; i_clk ; ; N/A ; None ; 5.700 ns ; i_coeff_1[4] ; r_coeff[1][4] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_0[3] ; r_coeff[0][3] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_5[3] ; r_coeff[5][3] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_10[3] ; r_coeff[10][3] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_11[2] ; r_coeff[11][2] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_14[2] ; r_coeff[14][2] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_15[2] ; r_coeff[15][2] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_0[6] ; r_coeff[0][6] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_11[5] ; r_coeff[11][5] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_15[4] ; r_coeff[15][4] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_5[4] ; r_coeff[5][4] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_4[4] ; r_coeff[4][4] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_0[4] ; r_coeff[0][4] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_coeff_7[7] ; r_coeff[7][7] ; i_clk ; ; N/A ; None ; 5.600 ns ; i_data[7] ; p_data[0][7] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_5[0] ; r_coeff[5][0] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_4[0] ; r_coeff[4][0] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_0[0] ; r_coeff[0][0] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_15[1] ; r_coeff[15][1] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_5[1] ; r_coeff[5][1] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_1[1] ; r_coeff[1][1] ; i_clk ; ; N/A ; None ; 5.500 ns ; i_coeff_5[7] ; r_coeff[5][7] ; i_clk ; ; N/A ; None ; 5.400 ns ; i_coeff_3[0] ; r_coeff[3][0] ; i_clk ; ; N/A ; None ; 5.400 ns ; i_coeff_2[0] ; r_coeff[2][0] ; i_clk ; ; N/A ; None ; 5.400 ns ; i_coeff_3[1] ; r_coeff[3][1] ; i_clk ; ; N/A ; None ; 5.300 ns ; i_data[2] ; p_data[0][2] ; i_clk ; ; N/A ; None ; 5.300 ns ; i_coeff_15[3] ; r_coeff[15][3] ; i_clk ; ; N/A ; None ; 5.300 ns ; i_coeff_5[6] ; r_coeff[5][6] ; i_clk ; ; N/A ; None ; 5.300 ns ; i_coeff_15[5] ; r_coeff[15][5] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_10[0] ; r_coeff[10][0] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_8[1] ; r_coeff[8][1] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_6[1] ; r_coeff[6][1] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_0[2] ; r_coeff[0][2] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_1[2] ; r_coeff[1][2] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_4[2] ; r_coeff[4][2] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_4[3] ; r_coeff[4][3] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_5[2] ; r_coeff[5][2] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_14[3] ; r_coeff[14][3] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_0[5] ; r_coeff[0][5] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_4[5] ; r_coeff[4][5] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_5[5] ; r_coeff[5][5] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_7[6] ; r_coeff[7][6] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_14[5] ; r_coeff[14][5] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_14[6] ; r_coeff[14][6] ; i_clk ; ; N/A ; None ; 5.200 ns ; i_coeff_14[4] ; r_coeff[14][4] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_9[0] ; r_coeff[9][0] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_8[0] ; r_coeff[8][0] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_6[0] ; r_coeff[6][0] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_13[2] ; r_coeff[13][2] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_13[3] ; r_coeff[13][3] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_2[5] ; r_coeff[2][5] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_6[6] ; r_coeff[6][6] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_13[5] ; r_coeff[13][5] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_3[4] ; r_coeff[3][4] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_2[4] ; r_coeff[2][4] ; i_clk ; ; N/A ; None ; 5.100 ns ; i_coeff_1[7] ; r_coeff[1][7] ; i_clk ; ; N/A ; None ; 5.000 ns ; i_data[4] ; p_data[0][4] ; i_clk ; ; N/A ; None ; 4.900 ns ; i_coeff_10[2] ; r_coeff[10][2] ; i_clk ; ; N/A ; None ; 4.900 ns ; i_coeff_2[6] ; r_coeff[2][6] ; i_clk ; ; N/A ; None ; 4.900 ns ; i_coeff_15[6] ; r_coeff[15][6] ; i_clk ; ; N/A ; None ; 4.900 ns ; i_coeff_10[4] ; r_coeff[10][4] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_7[2] ; r_coeff[7][2] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_7[3] ; r_coeff[7][3] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_8[3] ; r_coeff[8][3] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_9[2] ; r_coeff[9][2] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_9[3] ; r_coeff[9][3] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_12[2] ; r_coeff[12][2] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_12[3] ; r_coeff[12][3] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_7[5] ; r_coeff[7][5] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_8[5] ; r_coeff[8][5] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_9[5] ; r_coeff[9][5] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_8[4] ; r_coeff[8][4] ; i_clk ; ; N/A ; None ; 4.800 ns ; i_coeff_7[4] ; r_coeff[7][4] ; i_clk ; ; N/A ; None ; 4.700 ns ; i_coeff_11[6] ; r_coeff[11][6] ; i_clk ; ; N/A ; None ; 4.700 ns ; i_coeff_11[7] ; r_coeff[11][7] ; i_clk ; ; N/A ; None ; 4.600 ns ; i_coeff_0[7] ; r_coeff[0][7] ; i_clk ; ; N/A ; None ; 4.500 ns ; i_coeff_10[6] ; r_coeff[10][6] ; i_clk ; ; N/A ; None ; 2.300 ns ; i_coeff_14[7] ; r_coeff[14][7] ; i_clk ; ; N/A ; None ; 2.100 ns ; i_coeff_13[7] ; r_coeff[13][7] ; i_clk ; ; N/A ; None ; 2.000 ns ; i_coeff_15[7] ; r_coeff[15][7] ; i_clk ; ; N/A ; None ; 1.600 ns ; i_coeff_12[7] ; r_coeff[12][7] ; i_clk ; +-------+--------------+------------+---------------+----------------+----------+ +-----------------------------------------------------------------------------+ ; tco ; +-------+--------------+------------+----------------+-----------+------------+ ; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ; +-------+--------------+------------+----------------+-----------+------------+ ; N/A ; None ; 11.100 ns ; o_data[9]~reg0 ; o_data[9] ; i_clk ; ; N/A ; None ; 10.200 ns ; o_data[5]~reg0 ; o_data[5] ; i_clk ; ; N/A ; None ; 10.100 ns ; o_data[0]~reg0 ; o_data[0] ; i_clk ; ; N/A ; None ; 10.000 ns ; o_data[2]~reg0 ; o_data[2] ; i_clk ; ; N/A ; None ; 9.900 ns ; o_data[7]~reg0 ; o_data[7] ; i_clk ; ; N/A ; None ; 9.900 ns ; o_data[3]~reg0 ; o_data[3] ; i_clk ; ; N/A ; None ; 9.900 ns ; o_data[1]~reg0 ; o_data[1] ; i_clk ; ; N/A ; None ; 9.800 ns ; o_data[8]~reg0 ; o_data[8] ; i_clk ; ; N/A ; None ; 9.800 ns ; o_data[6]~reg0 ; o_data[6] ; i_clk ; ; N/A ; None ; 9.800 ns ; o_data[4]~reg0 ; o_data[4] ; i_clk ; +-------+--------------+------------+----------------+-----------+------------+ +-------------------------------------------------------------------------------------+ ; th ; +---------------+-------------+-----------+---------------+----------------+----------+ ; Minimum Slack ; Required th ; Actual th ; From ; To ; To Clock ; +---------------+-------------+-----------+---------------+----------------+----------+ ; N/A ; None ; -0.500 ns ; i_coeff_12[7] ; r_coeff[12][7] ; i_clk ; ; N/A ; None ; -0.900 ns ; i_coeff_15[7] ; r_coeff[15][7] ; i_clk ; ; N/A ; None ; -1.000 ns ; i_coeff_13[7] ; r_coeff[13][7] ; i_clk ; ; N/A ; None ; -1.200 ns ; i_coeff_14[7] ; r_coeff[14][7] ; i_clk ; ; N/A ; None ; -3.400 ns ; i_coeff_10[6] ; r_coeff[10][6] ; i_clk ; ; N/A ; None ; -3.500 ns ; i_coeff_0[7] ; r_coeff[0][7] ; i_clk ; ; N/A ; None ; -3.600 ns ; i_coeff_11[6] ; r_coeff[11][6] ; i_clk ; ; N/A ; None ; -3.600 ns ; i_coeff_11[7] ; r_coeff[11][7] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_7[2] ; r_coeff[7][2] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_7[3] ; r_coeff[7][3] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_8[3] ; r_coeff[8][3] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_9[2] ; r_coeff[9][2] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_9[3] ; r_coeff[9][3] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_12[2] ; r_coeff[12][2] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_12[3] ; r_coeff[12][3] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_7[5] ; r_coeff[7][5] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_8[5] ; r_coeff[8][5] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_9[5] ; r_coeff[9][5] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_8[4] ; r_coeff[8][4] ; i_clk ; ; N/A ; None ; -3.700 ns ; i_coeff_7[4] ; r_coeff[7][4] ; i_clk ; ; N/A ; None ; -3.800 ns ; i_coeff_10[2] ; r_coeff[10][2] ; i_clk ; ; N/A ; None ; -3.800 ns ; i_coeff_2[6] ; r_coeff[2][6] ; i_clk ; ; N/A ; None ; -3.800 ns ; i_coeff_15[6] ; r_coeff[15][6] ; i_clk ; ; N/A ; None ; -3.800 ns ; i_coeff_10[4] ; r_coeff[10][4] ; i_clk ; ; N/A ; None ; -3.900 ns ; i_data[4] ; p_data[0][4] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_9[0] ; r_coeff[9][0] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_8[0] ; r_coeff[8][0] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_6[0] ; r_coeff[6][0] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_13[2] ; r_coeff[13][2] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_13[3] ; r_coeff[13][3] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_2[5] ; r_coeff[2][5] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_6[6] ; r_coeff[6][6] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_13[5] ; r_coeff[13][5] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_3[4] ; r_coeff[3][4] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_2[4] ; r_coeff[2][4] ; i_clk ; ; N/A ; None ; -4.000 ns ; i_coeff_1[7] ; r_coeff[1][7] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_10[0] ; r_coeff[10][0] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_8[1] ; r_coeff[8][1] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_6[1] ; r_coeff[6][1] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_0[2] ; r_coeff[0][2] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_1[2] ; r_coeff[1][2] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_4[2] ; r_coeff[4][2] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_4[3] ; r_coeff[4][3] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_5[2] ; r_coeff[5][2] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_14[3] ; r_coeff[14][3] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_0[5] ; r_coeff[0][5] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_4[5] ; r_coeff[4][5] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_5[5] ; r_coeff[5][5] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_7[6] ; r_coeff[7][6] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_14[5] ; r_coeff[14][5] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_14[6] ; r_coeff[14][6] ; i_clk ; ; N/A ; None ; -4.100 ns ; i_coeff_14[4] ; r_coeff[14][4] ; i_clk ; ; N/A ; None ; -4.200 ns ; i_data[2] ; p_data[0][2] ; i_clk ; ; N/A ; None ; -4.200 ns ; i_coeff_15[3] ; r_coeff[15][3] ; i_clk ; ; N/A ; None ; -4.200 ns ; i_coeff_5[6] ; r_coeff[5][6] ; i_clk ; ; N/A ; None ; -4.200 ns ; i_coeff_15[5] ; r_coeff[15][5] ; i_clk ; ; N/A ; None ; -4.300 ns ; i_coeff_3[0] ; r_coeff[3][0] ; i_clk ; ; N/A ; None ; -4.300 ns ; i_coeff_2[0] ; r_coeff[2][0] ; i_clk ; ; N/A ; None ; -4.300 ns ; i_coeff_3[1] ; r_coeff[3][1] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_5[0] ; r_coeff[5][0] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_4[0] ; r_coeff[4][0] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_0[0] ; r_coeff[0][0] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_15[1] ; r_coeff[15][1] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_5[1] ; r_coeff[5][1] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_1[1] ; r_coeff[1][1] ; i_clk ; ; N/A ; None ; -4.400 ns ; i_coeff_5[7] ; r_coeff[5][7] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_0[3] ; r_coeff[0][3] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_5[3] ; r_coeff[5][3] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_10[3] ; r_coeff[10][3] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_11[2] ; r_coeff[11][2] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_14[2] ; r_coeff[14][2] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_15[2] ; r_coeff[15][2] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_0[6] ; r_coeff[0][6] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_11[5] ; r_coeff[11][5] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_15[4] ; r_coeff[15][4] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_5[4] ; r_coeff[5][4] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_4[4] ; r_coeff[4][4] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_0[4] ; r_coeff[0][4] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_coeff_7[7] ; r_coeff[7][7] ; i_clk ; ; N/A ; None ; -4.500 ns ; i_data[7] ; p_data[0][7] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_data[1] ; p_data[0][1] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_1[3] ; r_coeff[1][3] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_3[2] ; r_coeff[3][2] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_3[3] ; r_coeff[3][3] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_1[5] ; r_coeff[1][5] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_1[6] ; r_coeff[1][6] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_3[5] ; r_coeff[3][5] ; i_clk ; ; N/A ; None ; -4.600 ns ; i_coeff_1[4] ; r_coeff[1][4] ; i_clk ; ; N/A ; None ; -4.700 ns ; i_data[0] ; p_data[0][0] ; i_clk ; ; N/A ; None ; -4.700 ns ; i_data[3] ; p_data[0][3] ; i_clk ; ; N/A ; None ; -4.700 ns ; i_coeff_2[2] ; r_coeff[2][2] ; i_clk ; ; N/A ; None ; -4.700 ns ; i_coeff_2[3] ; r_coeff[2][3] ; i_clk ; ; N/A ; None ; -4.700 ns ; i_data[6] ; p_data[0][6] ; i_clk ; ; N/A ; None ; -4.800 ns ; i_coeff_15[0] ; r_coeff[15][0] ; i_clk ; ; N/A ; None ; -4.800 ns ; i_coeff_14[1] ; r_coeff[14][1] ; i_clk ; ; N/A ; None ; -4.800 ns ; i_coeff_10[5] ; r_coeff[10][5] ; i_clk ; ; N/A ; None ; -4.800 ns ; i_coeff_13[6] ; r_coeff[13][6] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_14[0] ; r_coeff[14][0] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_13[0] ; r_coeff[13][0] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_1[0] ; r_coeff[1][0] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_13[1] ; r_coeff[13][1] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_4[1] ; r_coeff[4][1] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_2[1] ; r_coeff[2][1] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_6[2] ; r_coeff[6][2] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_6[3] ; r_coeff[6][3] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_8[2] ; r_coeff[8][2] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_3[6] ; r_coeff[3][6] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_13[4] ; r_coeff[13][4] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_6[4] ; r_coeff[6][4] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_2[7] ; r_coeff[2][7] ; i_clk ; ; N/A ; None ; -4.900 ns ; i_coeff_3[7] ; r_coeff[3][7] ; i_clk ; ; N/A ; None ; -5.000 ns ; i_coeff_12[5] ; r_coeff[12][5] ; i_clk ; ; N/A ; None ; -5.000 ns ; i_coeff_12[4] ; r_coeff[12][4] ; i_clk ; ; N/A ; None ; -5.000 ns ; i_coeff_9[4] ; r_coeff[9][4] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_10[1] ; r_coeff[10][1] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_4[6] ; r_coeff[4][6] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_9[6] ; r_coeff[9][6] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_11[4] ; r_coeff[11][4] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_data[5] ; p_data[0][5] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_4[7] ; r_coeff[4][7] ; i_clk ; ; N/A ; None ; -5.100 ns ; i_coeff_9[7] ; r_coeff[9][7] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_9[1] ; r_coeff[9][1] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_7[1] ; r_coeff[7][1] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_0[1] ; r_coeff[0][1] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_8[6] ; r_coeff[8][6] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_12[6] ; r_coeff[12][6] ; i_clk ; ; N/A ; None ; -5.200 ns ; i_coeff_8[7] ; r_coeff[8][7] ; i_clk ; ; N/A ; None ; -5.300 ns ; i_coeff_12[0] ; r_coeff[12][0] ; i_clk ; ; N/A ; None ; -5.300 ns ; i_coeff_7[0] ; r_coeff[7][0] ; i_clk ; ; N/A ; None ; -5.300 ns ; i_coeff_12[1] ; r_coeff[12][1] ; i_clk ; ; N/A ; None ; -5.400 ns ; i_coeff_11[0] ; r_coeff[11][0] ; i_clk ; ; N/A ; None ; -5.500 ns ; i_coeff_10[7] ; r_coeff[10][7] ; i_clk ; ; N/A ; None ; -5.800 ns ; i_coeff_6[5] ; r_coeff[6][5] ; i_clk ; ; N/A ; None ; -5.900 ns ; i_coeff_11[3] ; r_coeff[11][3] ; i_clk ; ; N/A ; None ; -5.900 ns ; i_coeff_6[7] ; r_coeff[6][7] ; i_clk ; ; N/A ; None ; -6.100 ns ; i_coeff_11[1] ; r_coeff[11][1] ; i_clk ; +---------------+-------------+-----------+---------------+----------------+----------+ +--------------------------+ ; Timing Analyzer Messages ; +--------------------------+ Info: ******************************************************************* Info: Running Quartus II Classic Timing Analyzer Info: Version 9.0 Build 235 06/17/2009 Service Pack 2 SJ Web Edition Info: Processing started: Mon Sep 11 13:16:30 2017 Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off fir_filter_16 -c fir_filter_16 Info: Started post-fitting delay annotation Info: Delay annotation completed successfully Warning: Found pins functioning as undefined clocks and/or memory enables Info: Assuming node "i_clk" is an undefined clock Info: Clock "i_clk" has Internal fmax of 29.85 MHz between source register "r_coeff[6][3]" and destination register "r_mult[6][15]" (period= 33.5 ns) Info: + Longest register to register delay is 32.500 ns Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LC1_J16; Fanout = 3; REG Node = 'r_coeff[6][3]' Info: 2: + IC(1.300 ns) + CELL(1.600 ns) = 2.900 ns; Loc. = LC3_J17; Fanout = 11; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|cs1a[1]' Info: 3: + IC(1.300 ns) + CELL(1.500 ns) = 5.700 ns; Loc. = LC8_J18; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[0]~87' Info: 4: + IC(0.100 ns) + CELL(1.200 ns) = 7.000 ns; Loc. = LC4_J18; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_1|addcore:adder|a_csnbuffer:result_node|cs_buffer[1]~78' Info: 5: + IC(1.300 ns) + CELL(1.500 ns) = 9.800 ns; Loc. = LC1_J19; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[3]~95' Info: 6: + IC(3.000 ns) + CELL(1.200 ns) = 14.000 ns; Loc. = LC5_B19; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[4]~87' Info: 7: + IC(0.100 ns) + CELL(1.200 ns) = 15.300 ns; Loc. = LC8_B19; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[5]~79' Info: 8: + IC(1.300 ns) + CELL(1.200 ns) = 17.800 ns; Loc. = LC7_B18; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[6]~71' Info: 9: + IC(0.100 ns) + CELL(1.200 ns) = 19.100 ns; Loc. = LC2_B18; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[7]~63' Info: 10: + IC(1.300 ns) + CELL(1.200 ns) = 21.600 ns; Loc. = LC6_B17; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[8]~55' Info: 11: + IC(0.100 ns) + CELL(1.200 ns) = 22.900 ns; Loc. = LC1_B17; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[9]~47' Info: 12: + IC(1.300 ns) + CELL(1.200 ns) = 25.400 ns; Loc. = LC2_B16; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[10]~23' Info: 13: + IC(0.100 ns) + CELL(1.200 ns) = 26.700 ns; Loc. = LC1_B16; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[11]~31' Info: 14: + IC(1.300 ns) + CELL(1.200 ns) = 29.200 ns; Loc. = LC7_B15; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[12]~39' Info: 15: + IC(0.100 ns) + CELL(1.200 ns) = 30.500 ns; Loc. = LC6_B15; Fanout = 2; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[13]~15' Info: 16: + IC(0.100 ns) + CELL(1.200 ns) = 31.800 ns; Loc. = LC5_B15; Fanout = 1; COMB Node = 'lpm_mult:Mult6|mult_6d01:auto_generated|lpm_add_sub:op_4|addcore:adder|a_csnbuffer:result_node|cs_buffer[14]~7' Info: 17: + IC(0.100 ns) + CELL(0.600 ns) = 32.500 ns; Loc. = LC3_B15; Fanout = 3; REG Node = 'r_mult[6][15]' Info: Total cell delay = 19.600 ns ( 60.31 % ) Info: Total interconnect delay = 12.900 ns ( 39.69 % ) Info: - Smallest clock skew is 0.000 ns Info: + Shortest clock path from clock "i_clk" to destination register is 2.900 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_E18; Fanout = 778; CLK Node = 'i_clk' Info: 2: + IC(1.800 ns) + CELL(0.000 ns) = 2.900 ns; Loc. = LC3_B15; Fanout = 3; REG Node = 'r_mult[6][15]' Info: Total cell delay = 1.100 ns ( 37.93 % ) Info: Total interconnect delay = 1.800 ns ( 62.07 % ) Info: - Longest clock path from clock "i_clk" to source register is 2.900 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_E18; Fanout = 778; CLK Node = 'i_clk' Info: 2: + IC(1.800 ns) + CELL(0.000 ns) = 2.900 ns; Loc. = LC1_J16; Fanout = 3; REG Node = 'r_coeff[6][3]' Info: Total cell delay = 1.100 ns ( 37.93 % ) Info: Total interconnect delay = 1.800 ns ( 62.07 % ) Info: + Micro clock to output delay of source is 0.200 ns Info: + Micro setup delay of destination is 0.800 ns Info: tsu for register "r_coeff[11][1]" (data pin = "i_coeff_11[1]", clock pin = "i_clk") is 7.200 ns Info: + Longest pin to register delay is 9.300 ns Info: 1: + IC(0.000 ns) + CELL(4.700 ns) = 4.700 ns; Loc. = PIN_AL21; Fanout = 1; PIN Node = 'i_coeff_11[1]' Info: 2: + IC(3.700 ns) + CELL(0.900 ns) = 9.300 ns; Loc. = LC1_J39; Fanout = 13; REG Node = 'r_coeff[11][1]' Info: Total cell delay = 5.600 ns ( 60.22 % ) Info: Total interconnect delay = 3.700 ns ( 39.78 % ) Info: + Micro setup delay of destination is 0.800 ns Info: - Shortest clock path from clock "i_clk" to destination register is 2.900 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_E18; Fanout = 778; CLK Node = 'i_clk' Info: 2: + IC(1.800 ns) + CELL(0.000 ns) = 2.900 ns; Loc. = LC1_J39; Fanout = 13; REG Node = 'r_coeff[11][1]' Info: Total cell delay = 1.100 ns ( 37.93 % ) Info: Total interconnect delay = 1.800 ns ( 62.07 % ) Info: tco from clock "i_clk" to destination pin "o_data[9]" through register "o_data[9]~reg0" is 11.100 ns Info: + Longest clock path from clock "i_clk" to source register is 2.900 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_E18; Fanout = 778; CLK Node = 'i_clk' Info: 2: + IC(1.800 ns) + CELL(0.000 ns) = 2.900 ns; Loc. = LC2_I38; Fanout = 1; REG Node = 'o_data[9]~reg0' Info: Total cell delay = 1.100 ns ( 37.93 % ) Info: Total interconnect delay = 1.800 ns ( 62.07 % ) Info: + Micro clock to output delay of source is 0.200 ns Info: + Longest register to pin delay is 8.000 ns Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LC2_I38; Fanout = 1; REG Node = 'o_data[9]~reg0' Info: 2: + IC(2.800 ns) + CELL(5.200 ns) = 8.000 ns; Loc. = PIN_P4; Fanout = 0; PIN Node = 'o_data[9]' Info: Total cell delay = 5.200 ns ( 65.00 % ) Info: Total interconnect delay = 2.800 ns ( 35.00 % ) Info: th for register "r_coeff[12][7]" (data pin = "i_coeff_12[7]", clock pin = "i_clk") is -0.500 ns Info: + Longest clock path from clock "i_clk" to destination register is 2.900 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_E18; Fanout = 778; CLK Node = 'i_clk' Info: 2: + IC(1.800 ns) + CELL(0.000 ns) = 2.900 ns; Loc. = LC8_F45; Fanout = 22; REG Node = 'r_coeff[12][7]' Info: Total cell delay = 1.100 ns ( 37.93 % ) Info: Total interconnect delay = 1.800 ns ( 62.07 % ) Info: + Micro hold delay of destination is 0.300 ns Info: - Shortest pin to register delay is 3.700 ns Info: 1: + IC(0.000 ns) + CELL(1.100 ns) = 1.100 ns; Loc. = PIN_AL18; Fanout = 1; PIN Node = 'i_coeff_12[7]' Info: 2: + IC(2.000 ns) + CELL(0.600 ns) = 3.700 ns; Loc. = LC8_F45; Fanout = 22; REG Node = 'r_coeff[12][7]' Info: Total cell delay = 1.700 ns ( 45.95 % ) Info: Total interconnect delay = 2.000 ns ( 54.05 % ) Info: Quartus II Classic Timing Analyzer was successful. 0 errors, 1 warning Info: Peak virtual memory: 195 megabytes Info: Processing ended: Mon Sep 11 13:16:31 2017 Info: Elapsed time: 00:00:01 Info: Total CPU time (on all processors): 00:00:01