Path #1: Setup slack is 41.526 =============================================================================== +-------------------------------------------------------------------------------------------------------------------+ ; Path Summary ; +--------------------+----------------------------------------------------------------------------------------------+ ; Property ; Value ; +--------------------+----------------------------------------------------------------------------------------------+ ; From Node ; top:i_top|component_A:i_component_A|data_a[5] ; ; To Node ; top:i_top|component_A:i_component_A|data_b[15] ; ; Launch Clock ; pll|clk[4] ; ; Latch Clock ; top:i_top|component_A:i_component_A|clk_16 ; ; Data Arrival Time ; 199966.457 ; ; Data Required Time ; 200007.983 ; ; Slack ; 41.526 ; +--------------------+----------------------------------------------------------------------------------------------+ +--------------------------------------------------------------------------------------+ ; Statistics ; +------------------------+--------+-------+-------------+------------+--------+--------+ ; Property ; Value ; Count ; Total Delay ; % of Total ; Min ; Max ; +------------------------+--------+-------+-------------+------------+--------+--------+ ; Setup Relationship ; 50.000 ; ; ; ; ; ; ; Clock Skew ; 3.884 ; ; ; ; ; ; ; Data Delay ; 12.187 ; ; ; ; ; ; ; Number of Logic Levels ; ; 22 ; ; ; ; ; ; Physical Delays ; ; ; ; ; ; ; ; Arrival Path ; ; ; ; ; ; ; ; Clock ; ; ; ; ; ; ; ; IC ; ; 3 ; 8.920 ; 86 ; 1.746 ; 5.266 ; ; Cell ; ; 3 ; 1.436 ; 13 ; 0.000 ; 0.828 ; ; PLL Compensation ; ; 1 ; -6.086 ; 0 ; -6.086 ; -6.086 ; ; Data ; ; ; ; ; ; ; ; IC ; ; 23 ; 5.890 ; 48 ; 0.000 ; 1.141 ; ; Cell ; ; 24 ; 6.170 ; 50 ; 0.000 ; 0.908 ; ; uTco ; ; 1 ; 0.127 ; 1 ; 0.127 ; 0.127 ; ; Required Path ; ; ; ; ; ; ; ; Clock ; ; ; ; ; ; ; ; IC ; ; 5 ; 11.849 ; 83 ; 0.948 ; 5.266 ; ; Cell ; ; 6 ; 2.264 ; 15 ; 0.000 ; 0.828 ; ; PLL Compensation ; ; 1 ; -6.086 ; 0 ; -6.086 ; -6.086 ; ; uTco ; ; 1 ; 0.127 ; 0 ; 0.127 ; 0.127 ; +------------------------+--------+-------+-------------+------------+--------+--------+ Note: Negative delays are omitted from totals when calculating percentages +------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Data Arrival Path ; +------------+------------+----+------+--------+--------------------+----------------------------------------------------------------------------------------------+ ; Total ; Incr ; RF ; Type ; Fanout ; Location ; Element ; +------------+------------+----+------+--------+--------------------+----------------------------------------------------------------------------------------------+ ; 199950.000 ; 199950.000 ; ; ; ; ; launch edge time ; ; 199950.000 ; 0.000 ; ; ; ; ; source latency ; ; 199950.000 ; 0.000 ; ; ; 1 ; PIN_A1 ; clock ; ; 199950.608 ; 0.608 ; RR ; CELL ; 10 ; IOC_X56_Y88_N3 ; clock|combout ; ; 199955.874 ; 5.266 ; RR ; IC ; 5 ; PLL_11 ; pll|inclk[0] ; ; 199949.788 ; -6.086 ; RR ; COMP ; 1 ; PLL_11 ; pll|clk[4] ; ; 199951.534 ; 1.746 ; RR ; IC ; 1 ; CLKCTRL_G12 ; pll|_clk4~clkctrl|inclk[0] ; ; 199951.534 ; 0.000 ; RR ; CELL ; 27082 ; CLKCTRL_G12 ; pll|_clk4~clkctrl|outclk ; ; 199953.442 ; 1.908 ; RR ; IC ; 1 ; LCFF_X79_Y11_N3 ; i_top|i_component_A|data_a[5]|clk ; ; 199954.270 ; 0.828 ; RR ; CELL ; 1 ; LCFF_X79_Y11_N3 ; top:i_top|component_A:i_component_A|data_a[5] ; ; 199954.397 ; 0.127 ; ; uTco ; 1 ; LCFF_X79_Y11_N3 ; top:i_top|component_A:i_component_A|data_a[5] ; ; 199954.397 ; 0.000 ; RR ; CELL ; 2 ; LCFF_X79_Y11_N3 ; i_top|i_component_A|data_a[5]|regout ; ; 199955.292 ; 0.895 ; RR ; IC ; 2 ; LCCOMB_X79_Y8_N26 ; i_top|i_component_A|Add16~191|dataa ; ; 199956.023 ; 0.731 ; RR ; CELL ; 1 ; LCCOMB_X79_Y8_N26 ; i_top|i_component_A|Add16~191|cout ; ; 199956.023 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X79_Y8_N28 ; i_top|i_component_A|Add16~195|cin ; ; 199956.070 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X79_Y8_N28 ; i_top|i_component_A|Add16~195|cout ; ; 199956.070 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X79_Y8_N30 ; i_top|i_component_A|Add16~199|cin ; ; 199956.295 ; 0.225 ; RR ; CELL ; 1 ; LCCOMB_X79_Y8_N30 ; i_top|i_component_A|Add16~199|cout ; ; 199956.295 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X79_Y7_N0 ; i_top|i_component_A|Add16~203|cin ; ; 199956.463 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X79_Y7_N0 ; i_top|i_component_A|Add16~203|sumout ; ; 199957.604 ; 1.141 ; RR ; IC ; 2 ; LCCOMB_X78_Y8_N30 ; i_top|i_component_A|Add18~230|dataa ; ; 199958.512 ; 0.908 ; RR ; CELL ; 1 ; LCCOMB_X78_Y8_N30 ; i_top|i_component_A|Add18~230|cout ; ; 199958.512 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X78_Y7_N0 ; i_top|i_component_A|Add18~234|cin ; ; 199958.680 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X78_Y7_N0 ; i_top|i_component_A|Add18~234|sumout ; ; 199959.744 ; 1.064 ; RR ; IC ; 2 ; LCCOMB_X74_Y8_N28 ; i_top|i_component_A|Add20~238|datac ; ; 199960.328 ; 0.584 ; RR ; CELL ; 1 ; LCCOMB_X74_Y8_N28 ; i_top|i_component_A|Add20~238|cout ; ; 199960.328 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y8_N30 ; i_top|i_component_A|Add20~242|cin ; ; 199960.553 ; 0.225 ; RR ; CELL ; 1 ; LCCOMB_X74_Y8_N30 ; i_top|i_component_A|Add20~242|cout ; ; 199960.553 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N0 ; i_top|i_component_A|Add20~246|cin ; ; 199960.600 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N0 ; i_top|i_component_A|Add20~246|cout ; ; 199960.600 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N2 ; i_top|i_component_A|Add20~250|cin ; ; 199960.647 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N2 ; i_top|i_component_A|Add20~250|cout ; ; 199960.647 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N4 ; i_top|i_component_A|Add20~254|cin ; ; 199960.694 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N4 ; i_top|i_component_A|Add20~254|cout ; ; 199960.694 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N6 ; i_top|i_component_A|Add20~258|cin ; ; 199960.741 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N6 ; i_top|i_component_A|Add20~258|cout ; ; 199960.741 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N8 ; i_top|i_component_A|Add20~262|cin ; ; 199960.788 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N8 ; i_top|i_component_A|Add20~262|cout ; ; 199960.788 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y7_N10 ; i_top|i_component_A|Add20~266|cin ; ; 199960.956 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X74_Y7_N10 ; i_top|i_component_A|Add20~266|sumout ; ; 199961.866 ; 0.910 ; RR ; IC ; 2 ; LCCOMB_X74_Y9_N10 ; i_top|i_component_A|Add22~276|dataa ; ; 199962.597 ; 0.731 ; RR ; CELL ; 1 ; LCCOMB_X74_Y9_N10 ; i_top|i_component_A|Add22~276|cout ; ; 199962.597 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X74_Y9_N12 ; i_top|i_component_A|Add22~280|cin ; ; 199962.765 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X74_Y9_N12 ; i_top|i_component_A|Add22~280|sumout ; ; 199963.886 ; 1.121 ; RR ; IC ; 2 ; LCCOMB_X73_Y11_N14 ; i_top|i_component_A|Add24~283|dataa ; ; 199964.667 ; 0.781 ; RR ; CELL ; 1 ; LCCOMB_X73_Y11_N14 ; i_top|i_component_A|Add24~283|cout ; ; 199964.667 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X73_Y11_N16 ; i_top|i_component_A|Add24~287|cin ; ; 199964.835 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X73_Y11_N16 ; i_top|i_component_A|Add24~287|sumout ; ; 199965.594 ; 0.759 ; RR ; IC ; 3 ; LCCOMB_X72_Y11_N20 ; i_top|i_component_A|Add27~293|datad ; ; 199966.064 ; 0.470 ; RR ; CELL ; 1 ; LCCOMB_X72_Y11_N20 ; i_top|i_component_A|Add27~293|cout ; ; 199966.064 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X72_Y11_N22 ; i_top|i_component_A|Add27~297|cin ; ; 199966.111 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X72_Y11_N22 ; i_top|i_component_A|Add27~297|cout ; ; 199966.111 ; 0.000 ; RR ; IC ; 2 ; LCCOMB_X72_Y11_N24 ; i_top|i_component_A|Add27~301|cin ; ; 199966.158 ; 0.047 ; RR ; CELL ; 1 ; LCCOMB_X72_Y11_N24 ; i_top|i_component_A|Add27~301|cout ; ; 199966.158 ; 0.000 ; RR ; IC ; 1 ; LCCOMB_X72_Y11_N26 ; i_top|i_component_A|Add27~305|cin ; ; 199966.326 ; 0.168 ; RR ; CELL ; 1 ; LCCOMB_X72_Y11_N26 ; i_top|i_component_A|Add27~305|sumout ; ; 199966.326 ; 0.000 ; RR ; IC ; 1 ; LCFF_X72_Y11_N27 ; i_top|i_component_A|data_b[15]|datain ; ; 199966.457 ; 0.131 ; RR ; CELL ; 1 ; LCFF_X72_Y11_N27 ; top:i_top|component_A:i_component_A|data_b[15] ; +------------+------------+----+------+--------+--------------------+----------------------------------------------------------------------------------------------+ +----------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Data Required Path ; +------------+------------+----+------+--------+------------------+----------------------------------------------------------------------------------------------+ ; Total ; Incr ; RF ; Type ; Fanout ; Location ; Element ; +------------+------------+----+------+--------+------------------+----------------------------------------------------------------------------------------------+ ; 200000.000 ; 200000.000 ; ; ; ; ; latch edge time ; ; 200000.000 ; 0.000 ; ; ; ; ; source latency ; ; 200000.000 ; 0.000 ; ; ; 1 ; PIN_A1 ; clock ; ; 200000.608 ; 0.608 ; RR ; CELL ; 10 ; IOC_X56_Y88_N3 ; clock|combout ; ; 200005.874 ; 5.266 ; RR ; IC ; 5 ; PLL_11 ; pll|inclk[0] ; ; 199999.788 ; -6.086 ; RR ; COMP ; 1 ; PLL_11 ; pll|clk[4] ; ; 200001.534 ; 1.746 ; RR ; IC ; 1 ; CLKCTRL_G12 ; pll|_clk4~clkctrl|inclk[0] ; ; 200001.534 ; 0.000 ; RR ; CELL ; 27082 ; CLKCTRL_G12 ; pll|_clk4~clkctrl|outclk ; ; 200003.536 ; 2.002 ; RR ; IC ; 1 ; LCFF_X1_Y44_N19 ; i_top|i_component_A|clk_16|clk ; ; 200004.364 ; 0.828 ; RR ; CELL ; 1 ; LCFF_X1_Y44_N19 ; top:i_top|component_A:i_component_A|clk_16 ; ; 200004.491 ; 0.127 ; ; uTco ; 1 ; LCFF_X1_Y44_N19 ; top:i_top|component_A:i_component_A|clk_16 ; ; 200004.491 ; 0.000 ; RR ; CELL ; 1 ; LCFF_X1_Y44_N19 ; i_top|i_component_A|clk_16|regout ; ; 200005.439 ; 0.948 ; RR ; IC ; 1 ; CLKCTRL_G2 ; i_top|i_component_A|clk_16~clkctrl|inclk[0] ; ; 200005.439 ; 0.000 ; RR ; CELL ; 208 ; CLKCTRL_G2 ; i_top|i_component_A|clk_16~clkctrl|outclk ; ; 200007.326 ; 1.887 ; RR ; IC ; 1 ; LCFF_X72_Y11_N27 ; i_top|i_component_A|data_b[15]|clk ; ; 200008.154 ; 0.828 ; RR ; CELL ; 1 ; LCFF_X72_Y11_N27 ; top:i_top|component_A:i_component_A|data_b[15] ; ; 200008.104 ; -0.050 ; ; ; ; ; clock uncertainty ; ; 200007.983 ; -0.121 ; ; uTsu ; 1 ; LCFF_X72_Y11_N27 ; top:i_top|component_A:i_component_A|data_b[15] ; +------------+------------+----+------+--------+------------------+----------------------------------------------------------------------------------------------+