Готово! Подписка добавлена.
Готово! Подписка удалена.
Извините, вы должны пройти верификацию для завершения этого действия. Нажмите ссылку верификации в своем электронном сообщении. Вы можете повторить отправку через свой профиль.
| Значок | Заголовок | Сообщения | Recent Message Time Column![]() |
|---|---|---|---|
Programmable Devices
CPLDs, FPGAs, SoC FPGAs, Configuration, and Transceivers
| 84018 сообщения | 03-17-2022 01:53 PM | |
FPGA Intellectual Property
PCI Express*, Networking and Connectivity, Memory Interfaces, DSP IP, and Video IP
| 25376 сообщения | 03-17-2022 12:32 AM | |
FPGA, SoC, And CPLD Boards And Kits
FPGA Evaluation and Development Kits
| 21969 сообщения | 03-17-2022 09:54 AM | |
Intel® FPGA University Program
University Program Material, Education Boards, and Laboratory Exercises
| 4375 сообщения | 03-16-2022 11:49 PM | |
Application Acceleration With FPGAs
Programmable Acceleration Cards (PACs), DCP, DLA, Software Stack, and Reference Designs
| 2015 сообщения | 03-16-2022 08:36 PM | |
Nios® II Embedded Design Suite (EDS)
Support for Embedded Development Tools, Processors (SoCs and Nios® II processor), Embedded Development Suites (EDSs), Boot and Configuration, Operating Systems, C and C++
| 51129 сообщения | 03-17-2022 06:44 AM | |
Intel® SoC FPGA Embedded Development Suite
Support for SoC FPGA Software Development, SoC FPGA HPS Architecture, HPS SoC Boot and Configuration, Operating Systems
| 1275 сообщения | 03-17-2022 01:24 AM | |
Intel® Quartus® Prime Software
Intel® Quartus® Prime Design Software, Design Entry, Synthesis, Simulation, Verification, Timing Analysis, System Design (Platform Designer, formerly Qsys)
| 72964 сообщения | 03-17-2022 06:47 AM | |
Intel® High Level Design
Support for Intel® High Level Synthesis Compiler, DSP Builder, OneAPI for Intel® FPGAs, Intel® FPGA SDK for OpenCL™
| 2348 сообщения | 03-17-2022 10:06 AM | |
Intel® FPGA Software Installation & Licensing
Installation and Licensing that’s includes Intel Quartus® Prime software, ModelSim* - Intel FPGA Edition software, Nios® II Embedded Design Suite on Windows or Linux operating systems.
| 3691 сообщения | 03-17-2022 11:57 AM | |
FPGA Wiki | 833 сообщения | 01-20-2022 04:18 PM |
| 0 | 0 | |||
| по Morn Новый пользователь в Intel® FPGA Software Installation & Licensing 03-17-2022 0 0 | 0 | 0 | ||
| 0 | 0 | |||
| по Tataria Начинающий в Programmable Devices 03-17-2022 0 6 | 0 | 6 | ||
| по RanjithMC Новый пользователь в Programmable Devices 03-17-2022 0 1 | 0 | 1 | ||
| по lcruz Начинающий в Intel® High Level Design 03-17-2022 0 0 | 0 | 0 | ||
| 0 | 2 | |||
| 0 | 10 | |||
| 0 | 3 | |||
| по FPGAOLOG Начинающий в Intel® Quartus® Prime Software 03-17-2022 0 9 | 0 | 9 | ||
| 0 | 2 | |||
| по REics Начинающий в Programmable Devices 03-17-2022 0 3 | 0 | 3 | ||
| 0 | 7 | |||
| по TolgahanOzdemir Начинающий в Programmable Devices 03-17-2022 0 0 | 0 | 0 | ||
| по Ken18 Начинающий в Intel® FPGA Software Installation & Licensing 03-17-2022 0 0 | 0 | 0 |
Porting from Xilinx to Altera по Mathiazhagan 03-14-2022 0 22 |
IO_OBUF polarity not matching RTL по Robert_H_Intel 03-11-2022 0 15 |
Fitter was unable to place an EMIF with a differential clock по hcom 03-17-2022 0 14 |
Для получения более полной информации об оптимизации компилятора см. Уведомление об оптимизации.