- Отметить как новое
- Закладка
- Подписаться
- Отключить
- Подписка на RSS-канал
- Выделить
- Печать
- Сообщить о недопустимом содержимом
Hi,
I would like to change several FPGA IO's current strength but without re-synthesis the project. the project is old and already functions "on the field", hence, we prefer to reduce risks as much as possible by not re-synthesis. all relevant I/Os are LVTTL/LVCMOS. is it possible? thanksСсылка скопирована
3 Ответы
- Отметить как новое
- Закладка
- Подписаться
- Отключить
- Подписка на RSS-канал
- Выделить
- Печать
- Сообщить о недопустимом содержимом
Google "altera morphio" and check out the Morph-IO white paper. It might have what you are looking for.
http://www.altera.com/literature/wp/wp_morphio_reconfig.pdf Cheers, Dave- Отметить как новое
- Закладка
- Подписаться
- Отключить
- Подписка на RSS-канал
- Выделить
- Печать
- Сообщить о недопустимом содержимом
If you still have the original project database and the Quartus Version installed that generated it, current strength can be changed in the chip editor.
- Отметить как новое
- Закладка
- Подписаться
- Отключить
- Подписка на RSS-канал
- Выделить
- Печать
- Сообщить о недопустимом содержимом
--- Quote Start --- If you still have the original project database and the Quartus Version installed that generated it, current strength can be changed in the chip editor. --- Quote End --- Thanks for the answers. Which stages of the design synthesis will be changed when using the chip editor to drive different current strength? do i have to use the same quartus version as used in the original generation?

Ответить
Параметры темы
- Подписка на RSS-канал
- Отметить тему как новую
- Отметить тему как прочитанную
- Выполнить отслеживание данной Тема для текущего пользователя
- Закладка
- Подписаться
- Страница в формате печати