- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Hi all,
I'm going to build a system on an Altera FPGA that will incorporates a PLL that generates some clocks fed to internal registers. The PLL will have an input from INCLOCKPLL pin. So my question is: May I concern only about the input clock timing specifications? Is quartusII able to identify by itself the derived clock properties to performTiming Analysis? Thanks a lot. MassiLien copié
2 Réponses
- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Quartus has two timing analyzers. The classic timing analyzer would automatically create clock timing constraints based on your PLL settings. For newer designs (and newer FPGAs) the TimeQuest timing analyzer is the preference (required for new FPGA families). TimeQuest requires that you provide Quartus with a timing analysis script. You can use the TimeQuest GUI to create the script and it can automatically derive the clock constraints from your PLL settings.
Jake- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Thanks A lot Jake!

Répondre
Options du sujet
- S'abonner au fil RSS
- Marquer le sujet comme nouveau
- Marquer le sujet comme lu
- Placer ce Sujet en tête de liste pour l'utilisateur actuel
- Marquer
- S'abonner
- Page imprimable