- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Hi,
I have a huge problem when i try to integrate the Nios II/e processor into an existing FPGA Design. Im using an Cyclone IV EP4CE6E22C8N /50 MHz development kit. When i build / generate and run the Processor as a "standalone" it works absolutely fine (debug output / digital outputs / timings). But when i try to integrate it into an existing design it seems that the base adresses get mixed up and the processor does not work. In Eclipse IDE it says that the flash process works fine and the processor starts but the debug outputs wont and digital outputs do not work. I tried to generate the BSP new but without any success.Lien copié
2 Réponses
- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Could you post your project?
- Marquer comme nouveau
- Marquer
- S'abonner
- Sourdine
- S'abonner au fil RSS
- Surligner
- Imprimer
- Signaler un contenu inapproprié
Hi!
After going through every line of code and qsys i found the mistake... Was (like every time) a very simple one Thanks for helping!
Répondre
Options du sujet
- S'abonner au fil RSS
- Marquer le sujet comme nouveau
- Marquer le sujet comme lu
- Placer ce Sujet en tête de liste pour l'utilisateur actuel
- Marquer
- S'abonner
- Page imprimable