- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
2. while generating two frequencies(360,156.25) from one pll we are not able to get exact frequency in one of the frequency. do v need to use seperate plls for generating these two frequencies.
コピーされたリンク
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Answer #1 : yes , Arria 10 FPLL can be used in Fabric side.
Answer #2 : Can you check that you are getting any warnings after compliation ; My past experience I see valuses such as 306.7 FPLL vco not able to converge where 306.5 was working fine.
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
1. we are using fPLL in Core Mode. But we are getting below error as we have provided input from FPGA pin.
Error(11215): Input port "REFCLK" of "CMU_FPLL_REFCLK_SELECT" cannot connect to PLD port "O" of "IO_INPUT_BUFFER" for atom "fpga_clk~input".
To avoid above error, Do we need to provide internal clock signal to input of fPLL instead of PAD clock.
We have created one simple counter logic, to make sure fPLL works for user logic.
Clock path is as below.
FPGA pin to fPLL input
Output clock from fPLL is used for running a 4 bit counter. Counter bits are given to on board LEDs.
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
This thread will be transitioned to community support. If you have a new question, feel free to open a new thread to get the support from Intel experts. Otherwise, the community users will continue to help you on this thread. Thank you
