- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Error (170084): Can't route signal "modular_adc_0_adc_pll_clock_clk~input" to atom "daff1_adc:adc|altera_modular_adc_control:control_internal|fiftyfivenm_adcblock_top_wrapper:adc_inst|fiftyfivenm_adcblock_primitive_wrapper:adcblock_instance|primitive_instance"
AND
Error (171000): Can't fit design in device
THIS SHOWS WHEN I START ( FITTER ( PLACE & ROUTE) )......
コピーされたリンク
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Hi,
Which tutorial are you going through?
Would you like to provide project (*qar)file('Project ' Menu->'Archive Project') for replication of issue?
Regards,
Vicky
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
https://www.youtube.com/watch?v=u7y5ZR1E8SU
please go through above link....
im working on altera max 10 fpga board...
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Hi,
Please check the '*.qar' available in below link, If in case it is required to upgrade, first upgrade it
https://forums.intel.com/s/createarticlepage?articleid=a3g0P0000005Rc9QAE&artTopicId=0TO0P000000MWKBWA4&action=view
You can also check the attached .qar upgraded in Q18.1 Lite.
Please let me know if you have any different concern.
Regards,
Vicky
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
THANK YOU,
NOW I GET IT WHERE'S THE PROBLEM WAS...
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
One more thing sir....
actually in want to see voltage change in system console so what i have to do?
im trying to build an adc....
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Hi,
I request you, please open new thread for better support & tracking purpose.
Help me to close this thread if you have resolved the issue with our support.
Regards,
Vicky
