- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Hello,everyone.
Our case needs a FPGA to transfer video buffer to our ARM SOC. And the video mode is till to 1080P30,the FPGA using is EP4CGX15. The IDE using is Qsys v12.0 The block diagram is just like below: 8Bit BT.656 PCIe×1 Gen1 ASIC-------------------> EP4CGX15 ----------------> ARM SOC The maxim clock rate of BT.656 data to EP4CGX15 is 148.5M; And I think the internal logic in EP4CGX15 is just like this: Avalon-ST Avalon-MM Avalon-MM ASIC-------> Clocked Video Inut (IP)------------->FrameBuffer(IP)----------------->SGDMA(IP)----------------->PCIe(IP)---------->ARM SOC If ARM soc send an start order to FPGA,and then the FPGA start to send a entire frame buffer to ARM soc,the buffer is till to 6,220,800 bytes. After this the operation repeats. FPGA doesn't process the video buffer,just act as a "bridge". Could our FPGA work without problem? Thanks for any answers.コピーされたリンク
3 返答(返信)
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
After post the thread to the forum,the word format was changed......
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
Post Your Data flow as attached picture and maybe someone answers.
I'm also interested in Your case )- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- ハイライト
- 印刷
- 不適切なコンテンツを報告
--- Quote Start --- FPGA doesn't process the video buffer,just act as a "bridge". Could our FPGA work without problem? --- Quote End --- What do You mean - FPGA doesn't process the video buffer,just act as a "bridge" ? Does EP4CGX15 work without problem for Your block diagram?
